| 加入日期: | 2022.02.25 |
|---|---|
| 截止日期: | 2022.02.28 |
| 招標(biāo)業(yè)主: | 重慶郵電大學(xué) |
| 地 區(qū): | 重慶市 |
| 內(nèi) 容: | ******對 ******科研用FPGA 原型驗(yàn)證系統(tǒng)采購 項(xiàng)目計(jì)劃編號:****************** 項(xiàng)目采用網(wǎng)上詢價(jià)方式進(jìn)行采購。 歡迎符合資格要求并有供貨能力的供應(yīng)商踴躍報(bào)價(jià)。 一、項(xiàng)目名稱及數(shù)量 (項(xiàng)目總預(yù)算: ***,***.** 元) 包*(標(biāo)的物種數(shù):*) 包合 |
| 關(guān)鍵詞: | 大學(xué) |
| 目錄/需求描述 | 采購預(yù)算(元) | 數(shù)量 | 小計(jì)(元) |
|---|---|---|---|
|
目錄:
其他電工、電子專用生產(chǎn)設(shè)備
需求描述
(詳見附件)支持25Gbps高速收發(fā)器,378萬系統(tǒng)邏輯單元,455MB塊系統(tǒng)RAM, 6840個(gè)DSP片,676高性能I/O口,4 個(gè)QSFP28接口,每路支持100G應(yīng)用,附加遠(yuǎn)程FPGA原型系統(tǒng)管理能力 同時(shí)支持單平臺時(shí)鐘及復(fù)位系統(tǒng),不少于8路可編程全局時(shí)鐘,可以通過全局系統(tǒng)模塊晶振產(chǎn)生或者由SMA連接器外部 輸入,多路全局復(fù)位信號 ,可以通過上位機(jī)軟件執(zhí)行,I2C / SPI,Xilinx JTAG,含千兆網(wǎng),Micro SD卡,F(xiàn)MC接口 IO電壓可調(diào)(1.2V,1.35V,1.5V,1.8V),PLL配置 (可編程全局時(shí)鐘),遠(yuǎn)程開關(guān)電控制,執(zhí)行全局復(fù)位,電壓監(jiān) 測,平臺自檢測,多系統(tǒng)互聯(lián)自檢,支持寄存器訪問方式的調(diào)試,支持虛擬串口調(diào)試,提供直觀的圖形界面管理模式 ,同時(shí)也提供腳本命令執(zhí)行方式,滿足各階段調(diào)試需求。1.基本要求:高性能、緊湊、一體化的 FPGA 原型驗(yàn)證系統(tǒng),內(nèi)部組件包含- FPGA模塊、電源控制模塊以及電源,以最大化其靈活性、耐用性和可移植性。系統(tǒng)基于 Xilinx 的 Virtex UltraScale + VU13P FPGA(或高于),包含不少于 676 個(gè)通用 I/O 和不少于 48 路高速收發(fā)器分布于 11 個(gè)高速連接器上,可通過以太網(wǎng)和USB現(xiàn)對 FPGA 原型系統(tǒng)的遠(yuǎn)程管理與控制。可擴(kuò)展應(yīng)用接口子板,快速構(gòu)建目標(biāo)原型系統(tǒng)。支持多組系統(tǒng)互連實(shí)現(xiàn)大設(shè)計(jì)驗(yàn)證。2.系統(tǒng)資源:3.78M 系統(tǒng)邏輯單元,455Mb 內(nèi)存,16路支持 25Gbps 的高速收發(fā)器,378 萬個(gè)系統(tǒng)邏輯單元,455Mb 塊RAM 和 12,288 個(gè) DSP 片, 676 個(gè)高性能 I/O 引腳。3.接口:4 個(gè) QSFP28 接口,每路可支持 100G 應(yīng)用,支持 MIPI 接口和 x8 PCIe Gen3, 4 個(gè)Prodigy I/O 超級連接器上,2 個(gè) PGT I/O高速連接器。4.電源:I/O 電壓可通過實(shí)時(shí)運(yùn)行軟件的圖形界面靈活地配置成1.2V, 1.35V, 1.5V 或 1.8V,并輔以 4 個(gè)電壓狀態(tài)指示燈顯示。5.時(shí)鐘: 支持單雙系統(tǒng)時(shí)鐘模式,單系統(tǒng)模式:6路全局時(shí)鐘支持6 對可編程時(shí)鐘 (0.16 ~ 350MHz)/5 對外部時(shí)鐘通過 MMCX 連接器輸入/1個(gè)單端晶振插槽,3路設(shè)計(jì)時(shí)鐘可通過3對 MMCX 連接器輸出,一路專門的管腳時(shí)分復(fù)用參考時(shí)鐘與復(fù)位,2路全局復(fù)位來自于實(shí)體按鈕或 MMCX 連接器,1路全局復(fù)位來自于實(shí)時(shí)運(yùn)行軟件的虛擬按鍵;多系統(tǒng)模式:支持6 對可編程時(shí)鐘 (0.16 ~ 350MHz)/6對全局時(shí)鐘資源/3 路反饋時(shí)鐘可以輸出為全局時(shí)鐘資源,2路全局復(fù)位來自于多板系統(tǒng)的全局復(fù)位資源,獨(dú)立管腳時(shí)分復(fù)用參考時(shí)鐘與復(fù)位5.應(yīng)用:支持多種 FPGA 配置方式,包含千兆以太網(wǎng)端口、USB端口、JTAG 和 micro SD 卡,可通過以太網(wǎng)遠(yuǎn)程開啟、關(guān)閉或重啟 FPGA 原型驗(yàn)證,系統(tǒng)支持自動偵測接入的接口子板或線纜的類型虛擬開關(guān)和 可遠(yuǎn)程設(shè)置或顯示 FPGA 原型系統(tǒng)的狀態(tài),支持客戶已有的ProtoBridge? AXI 軟件用于軟硬件協(xié)同仿真,支持客戶已有的 Prodigy Multi-Debug Module 用于多顆 FPGA的深度調(diào)試,系統(tǒng)兼容支持 S2C 多種應(yīng)用接口子卡。6.系統(tǒng)軟件:正版工具軟件含License7.售后:1年整體系統(tǒng)售后服務(wù),為保證售后服務(wù)質(zhì)量,廠商需在本地有該類型產(chǎn)品專業(yè)支持可上門免費(fèi)培訓(xùn)。8.平臺管理系統(tǒng)服務(wù):(1)基本要求:產(chǎn)品服務(wù)機(jī)構(gòu)須在重慶本地?fù)碛屑夹g(shù)人員,能夠滿足2小時(shí)快速現(xiàn)場響應(yīng),需擁有維護(hù)類似平臺管理系統(tǒng)的成果案例經(jīng)驗(yàn)。 (2)服務(wù)能夠保障現(xiàn)有第三方軟硬件設(shè)備環(huán)境(運(yùn)算服務(wù)器,EDA仿真工具環(huán)境等)與所提供的開發(fā)調(diào)試平臺的兼容,并協(xié)助配置確保功能正常運(yùn)行。 (3)服務(wù)內(nèi)容包括(不限于)配置功能正常使用,功能擴(kuò)展升級,設(shè)備質(zhì)量安全等保障平臺正常運(yùn)行的必要服務(wù)配置等,并提供相關(guān)配套軟件以及Lisence,提供整體系統(tǒng)自運(yùn)行起1年的免費(fèi)運(yùn)維服務(wù)。(4)提供已滿足系統(tǒng)整體運(yùn)行效果的其他相關(guān)必要要求。
|
¥200,000.00 | 2(件) | ¥400,000.00 |
京公網(wǎng)安備 11010802028602號